Иллюстрированный самоучитель по Assembler

       

SETcc Установка байта по условию


Команды, обозначаемые (в книгах, не в программах!) SETcc, осуществляют запись в указанный байтовый операнд 1 или 0 в зависимости от одного из 16 условий, определяемых флагами состояния. Если условие ее выполняется, команда записывает в операнд 1; если условие не выполняется - 0.В качестве операнда можно использовать байтовый регистр или 8-битовую ячейку памяти.

В составе команд процессора предусмотрены следующие команды условной установки байта:

Команда Установить 1, если Условие установки 1

seta выше CF=0 и ZF=0

setae выше или равно CF=0

setb ниже CF= I

setbe ниже или равно CF=1 или ZF=1

setc перенос CF=1

sete равно ZF=1

setg больше ZF=0 или SF=OF

setge больше или равно SF=OF

setl меньше SF не равно OF

setle меньше или равно ZF=1 или SF не равно ОР



setna не выше CF=1 или ZF=1

setnae не выше и не равно CF=1

setnb не ниже CF=0

setnbe не ниже и не равно CF=0 и ZF=0

setnc нет переноса CF=0

setne не равно ZF=0

setng не больше ZF=1 или SF не равно OF

setnge не больше и не равно SF не равно OF

setnl не меньше SF=OF

setnle не меньше и не равно ZF=0 и SF=OF

setno нет переполнения OF=0

setnp нет четности PF=0

setns знаковый бит равен О SF=0

setnz не нуль ZF=0

seto переполнение OF=1

setp есть четность PF=1

setpe сумма битов четная PF=1

setpo сумма битов нечетная PF=0

sets знаковый бит равен SF=1

setz нуль ZF= I

Команды, осуществляющие установку по условию "выше - ниже", предназначены для анализа чисел без знака; команды, осуществляющие установку по условию "больше - меньшее", предназначены для анализа чисел со знаком.

Пример 1

cmp AX,35h

seta CH ;Если AX>35h, CH=1

;Если AX<=35h, CH=0

Пример 2

; В полях данных

flag db ?

;В программном сегменте

test AX,8000h

sete flag ;Если в АХ установлен бит 7,

;flag=l. Иначе flag=0

386Р+ SGDT Сохранение в памяти содержимого регистра таблицы глобальных дескрипторов

Команда копирует содержимое регистра таблицы глобальных дескрипторов GDTR (линейный базовый адрес таблицы и ее границу) в поле из 6 байт, указанное в качестве операнда.


SHL Логический сдвиг влево
Команда полностью эквивалентна команде sal (арифметический сдвиг влево). См. описание команды sal.
386+ SHLD Логический сдвиг влево с двойной точностью
Трехоперандная команда shld с операндами op1, ор2 и орЗ осуществляет сдвиг влево первого из своих операндов opl. Число битов сдвига определяется третьим операндом орЗ. По мере сдвига операнда opl влево, выдвигаемые из него старшие биты, пройдя через флаг CF, теряются, ; на освобождающиеся места со стороны его младших битов поступают старшие биты второго операнда ор2, как если бы он вдвигался своим левым (старшим) концом в opl. Однако после завершения сдвига значение операнда ор2 не изменяется (рис. П10). Во флаге CF остается последний выдвинутый из операнда opl бит. Максимальное число битов сдвига составляет 31.

Рис. П10. Действие команды shld.
В качестве первого операнда op1можно указывать 16- или 32-разрядный регистр общего назначения или 16- или 32-битовую ячейку памяти. Вторым операндом ор2 может служить только 16- или 32-разрядный регистр общего назначения. Третий операнд, характеризующий число битов сдвига, может находиться в регистре CL или быть непосредственным значением.

Команда воздействует на флаги OF, SF, ZF, PF и CF.
Пример 1
mov AX,OC001h

mov BX,900Fh

shld AX,BX,1 ;AX=8003h, BX=900Fh, CF=1
Пример 2
mov AX,0C001h

mov BX,900Fh

shld AX,BX,2 ;AX=0006h, BX=900Fh, CF=1
Пример 3
mov AX,0C001h

mov BX,900Fh

shld AX,BX,3 ;AX=000Ch, BX=900Fh, CF=0
Пример 4
mov EBX,0FFCS000h

mov ESI,12340000h

mov CL,16

shld EBX,ESI,CL ;EBX=80001234h,

;ESI=12340000h, CF=0
SHR Логический сдвиг вправо
Команда shr осуществляет сдвиг вправо всех битов операнда. Младший бит операнда поступает в флаг CF. Если команда записана в формате
SHR операнд,1
сдвиг осуществляется на 1 бит. В старший бит операнда загружается 0, а младший теряется. Если команда записана в формате
SHR onepand,CL
сдвиг осуществляется на число бит, указанное в регистре-счетчике CL, при этом в процессе последовательных сдвигов старшие биты операнда заполняются нулями, а младшие, пройдя через флаг CF, теряются (рис. П11).



Рис. П11. Действие команды shr.
В качестве операнда можно указывать любой регистр (кроме сегментного) или ячейку памяти размером как в байт, так и в слово. Не допускается использовать в качестве операнда непосредственное значение. Команда воздействует на флаги CF, OF, PF, SF и ZF.
Пример 1
mov AL,7

shr AL,1 ;AL=3, CF=1
Пример 2
mov AX, lFF0h

mov CL,4

shr AX,CL ;AX=01FFh, CF=0
Пример 3
mov DX,9513h

mov CL,8

shr DX,CL ;DX=0095h, CF=0
Допустим сдвиг 32-битовых операндов. Допустимо указание числа бит сдвига как с помощью регистра CL, так и непосредственным значением. Максимальная величина сдвига составляет 31 бит.
Пример 1
mov ESI,0FFFF0009h

shr ESI,8 ;ESI=00FFFF00h, CF=0
Пример 2
; В полях данных

mem dd 11111111h

;B программном сегменте

shr mem,12 ;mem=00011111h, CF=0
386+ SHRD Логический сдвиг вправо с двойной точностью
Трехоперандная команда shrd с операндами opl, ор2 и орЗ осуществляет сдвиг вправо первого из своих операндов opl. Число битов сдвига определяется третьим операндом орЗ. По мере сдвига операнда opl вправо выдвигаемые из него младшие биты, пройдя через флаг CF, теряются, а на освобождающиеся места со стороны его старших битов поступают младшие биты второго операнда ор2, как если бы он вдвигался своим правым (младшим) концом в opl. Однако после завершения сдвига значение операнда ор2 не изменяется (рис. П12). Во флаге CF остается последний выдвинутый из операнда opl бит. Максимальное число битов сдвига составляет 31.

В качестве первого операнда opl можно указывать 16- или 32-разрядный регистр общего назначения или 16- или 32-битовую ячейку памяти. Вторым операндом ор2 может служить только 16- или 32-разрядный регистр общего назначения.

Рис. П12. Действие команды shrd.
Третий операнд, характеризующий число битов сдвига, может находиться в регистре CL или быть непосредственным значением.

Команда воздействует на флаги OF, SF, ZF, PF и CF.
Пример 1
mov AX,0C001h

mov BX,900Eh

shrd AX,BX,1 ;AX=6000h, BX=900Eh, CF=1
Пример 2
mov AX,0C001h

mov BX,900Eh

shrd AX,BX,2 ;AX=B000h, BX=900Eh, CF=0
Пример 3
mov AX,0C001h

mov BX,900Eh

shrd AX,BX,3 ;AX=D800h, BX=900Eh, CF=0
Пример 4
mov EBX,0FFCS000h

mov ESI,12345678h

mov CL,16

shrd EBX,ESI,CL ;EBX=5678FFC8h,

;ESI=12345678h, CF=0

Содержание раздела